• HOME
  • 产品信息
  • 发振电路的评价方法
  • 起振时间(3) - 改善方法 -

发振电路的评价方法

起振时间(3) - 改善方法 -

这次介绍起振时间的改善方法。
如《起振时间(1)- 概要 -》中所述,起振时间的理论公式如下:

formula

Tstr: 起振时间
k : 比例常数
L1 : 晶体谐振器的等效串联电感
|-R|: 电路的负性阻抗(绝对值)
RL: 晶体谐振器的负载等效电阻

因此,通过更改电路来改善(即缩短)起振动时间的方法就是"增大电路的负性阻抗(绝对值)"。

如《什么是负性阻抗?(3)- 负性阻抗的改善方法 -》中所述,通过更改电路常数以增大电路的负性阻抗(绝对值)的方法有以下两种:
1) 减小外部电容(Cin、Cout)的容量
2) 减小限流电阻(Rd)的值
因此通过实施 1) 或 2)(或 1) + 2) ),可以改善起振时间。

circuit diagram

(注1)反馈电阻:用于将电流和信号从IC的输出端适当地反馈至输入端。
(注2)限流电阻:用于抑制振荡幅度。

  • HOME
  • 产品信息
  • 发振电路的评价方法
  • 起振时间(3) - 改善方法 -
arrow_upward